8. Определить время задержки для синтезированной схемы кодопреобразователя.
9. Начертить полную принципиальную электрическую схему устройства. Принципиальную электрическую схему выполнить в соответствии ГОСТ 2.743-82 “Обозначения условные графические в схемах. Элементы цифровой техники”. Можно использовать рекомендации Приложения 1.
Двоичные логические элементы
Общие принципы построения условных графических обозначений, а также условные графические обозначения двоичных логических элементов, выпускаемых промышленностью в виде цифровых микросхем, установлены ГОСТ 2.743-82.
Условное графические обозначение двоичного логического элемента имеет форму прямоугольника, который может содержать три поля: основное и два дополнительных. В основном поле помещают информацию о функции, выполняемой логическим элементом - символ функции и при необходимости дополнительные данные по ГОСТ 2.304-68. В дополнительных полях помещают условные обозначения входов и выходов, называемые метками. Дополнительные поля и метки обычно имеют комбинационные и сложные логические элементы, у которых все входы (выходы) логически неравноценны. (См. табл. П.1.1, табл. П.1.2, табл. П.1.3, табл. П.1.4)
Все размеры условного графического обозначения по высоте должны быть кратны постоянной величине С. При этом расстояние между горизонтальной стороной прямоугольника и ближайшей входной (выходной) линией, а также между соседними входными (выходными) линиями должно быть не менее величины С. При ручном (неавтоматизированном) выполнении графического обозначения С³5 мм.
Таблица П.1.1
Символы логических операций
Наименование | Обозна-чение | Наименование | Обозна-чение |
ИЛИ | 1 | Регистр | RG |
Монтажное ИЛИ | 1 | Шифратор | CD |
И | & | Дешифратор | DC |
Монтажное И | & | Кодовый преобразователь | X/Y |
Триггер | T | Сумматор | SM |
Триггер двухступенчатый | TT | Пороговый элемент | |
Продолжение табл. П.1.1 | |||
Генератор | Г | Усилитель | |
Одновибратор | S | Формирователь сигнала | F |
Счетчик: а) двоичный | СТ2 | Задержка временная | |
б) десятичный | СТ10 |
Таблица П.1.2
Начертание условных обозначений цифровых микросхем
Наименование | Обозначение |
Вход для раздельной установки триггера в состояние “1” (S-вход) | S |
Вход для раздельной установки триггера в состояние “0” (R-вход) | R |
Вход для установки состояния “1” в универсальном JK-триггере (J-вход) | J |
Вход для установки состояния “0” в универсальном JK-триггере (К-вход) | K |
Счетный вход (Т-вход) | T |
Информационный вход для установки триггера в состояние “1” и “0” (D-вход) | D |
Подготовительный управляющий вход для разрешения приема информации (V-вход) | V * |
Исполнительный управляющий вход для осуществления приема информации. Вход синхронизации (С-вход) | C* |
0 комментариев